首页> 互助问答> 当前页

ASIC成功流片的可靠途径Altera

简介:用FPGA来设计ASIC,将会大大简化设计.采用这种设计方法,将会使采用该器件的各种设备如网络,无线通信,高端消费类电子,工业,测试以及医疗设备更快走向市场.

问:ASIC一般数量要达到多少才考虑流片?
答: This is all depends on your device"s usage capacity

问:ASIC、CPLD和FPGA那种更有发展趋势
答: 这个很难讲,我想在ASIC、CPLD和FPGA在很长一段时间会并行存在.当然随着CPLD和FPGA 价格降低,性能的提升及可编程器件自身固有的特性,是会有很的设计转到cpld 或FPGA伤得.

问:ASIC是专用的,那I/O的定义谁来做
答: 客户根据验证结果自己定义!

问:我在阅读stratix handbook的时候发现一个无法理解的关于pcb layout的图例,请问我怎样能和贵公司的支持取得联系?和您可以请教吗?
答: 你可以打电话到骏龙公司寻求技术支持!

问:Stratix2之fpga是否還需外加memory來download資料,或其也可以向cpld一樣直接燒錄,已得到較佳的保護
答: Altera FPGA支持多种加载方式,可以用配置芯片、CPU加载、JTAG加载等。

问:在速度和性能上FPGA是否比ASIC强?

答: 同等工艺水平下,ASIC由于没有冗余部分,所以性能优于FPGA。

问:采用FPGA替代ASIC,是否能降低价格?

答: 在小批量(几万、几十万片以下)时,FPGA单价优于ASIC。

问:CPLD和ASIC的本质区别
答: 可编程,与不可编程性

问:请问asic的I/O最大驱动能力为多少
答: 依据不同的厂家与不同的电平标准,不尽相同。

问:使用max plus2 之ahdl來設計的source可直接移植至Quartus2來compiler嗎?
答: 可以