首页> 互助问答> 当前页

如何令逻辑设计在新一代CPLD中尽显优势Altera

简介:参加这次在线座谈会,您将会学到Quartus? II软件的如下性能:CPLD最容易使用的设计环境,支持Altera最近推出的CPLD架构,设计CPLD的最完备工具,具有优化CPLD设计的功能和能使您缩短整个设计周期.

问:altera 是否提供最新版本quartus4.0的试用版。
一些open core plus指明只支持4.0 sp1及以上版本的quartus.
如可能的话,如何得到试用版?可否申请光盘?
答: 提供,可以在网上下载。

问:怎样优化cpld的内部电路,使其电路延迟尽可能减小?那种语言最适合于cpld的设计。
答: 采用同步设计,尽量减少组合逻辑级联的级数。没有拿种语言适合于CPLD设计这样的说法。

问:怎样减少CPLD输出的干扰脉冲
答: 你可从单板的设计中完全避免这种干扰,任何数字器件的输出都有干扰,您可参阅数字器件pcb设计一类的规范来避免这类干扰。

问:MAX300A和MAX7000A中每个宏单元和语句之间有什么管系?就是每个宏单元能分配多少条语句?
答: 这要看你具体的语句所表述的行为。很难说有一个固定的关系。

问:我在哪可以买到CPLD/FPGA,我在辽宁大连!!!邮购也可以,请介绍几家!谢谢!
答: 你可以浏览你的芯片提供商的网站,查找代理。如果使用的Altera的芯片,请和我们联系。

问:FLEX10K中提到PCI总线是何意思?
答: 指FLEX10K器件可支持pci总线

问:怎样的电路设计适合用CPLD,怎样的电路设计适合用FPGA?
答: CPLD适合组合电路和需要I/O扩展的电路,FPGA适合复杂的时序电路以及SOPC方面应用,

问:请问你们说的最新的架构是什么?有什么特点和优势?谢谢!
答: 基于Logic element,configuration flash and user flash,about the advantage and the speciality of the architecture,pls refer to the handbook

问:你好,我要做一个mcu的 fpga,大概10000门左右,我想请问,我应该用哪个公司的产品做fpga ,你能跟我比较一下做fpga的几个公司的产品么?谢谢了
答: 目前业界的FPGA资源普遍不再采用门来做计量单位,如Altera以逻辑单元(LE)来计量,不过估计你这个MCU在1000个逻辑单元左右,可以采用Altera公司高性价比的Cyclone系列器件来实现,EP1C3即可。

问:Quartus? II如何与matlab进行连接?
答: 请参考QUARTUS II 4.0的HandBook,在Altera网站上下载