首页> 互助问答> 当前页

FPGA DSP 解决方案Altera

简介:

问:如果要做矩阵相乘,用何芯片合适?
答: 需要看您的系统需求(资源和速度)来综合考虑

问:你所說的fpga均為低電壓的晶片,有5v較新的晶片系統??以及新的軟件有支援5v系統嗎?
答: FPGA 的 CORE电压和IO电压是独立分开的,对于FPGA的IO支持1.5V 1.8V 2.5V.3.3V 5V 等多种电压标准

问:How much is for development kit of FPGA?
答: This question you need ask you local sales .

问:fpga dsp的抗干扰性能如何,在其内部做了哪些抗干扰措施?

答: FPGA DSP的抗干扰性能就是FPGA的抗干扰性能,请参阅我们的数据手册

问:How many LEs does the NIOS embeeded processor cost?
答: the mininum NIOS system only costs less than 1000LE

问:Do you have the evaluation version of the complier for us to try?
答: Yes ,we have.

问:请问用fpga设计一个协处理器,它与主处理器是如何合作工作的?主处理器是把协处理器当作是硬函数对待的,但是如何执行呢?是通过创建新的汇编语言吗?
答: Yes, you can connect your circuit in FPGA via "interface to user logic" of NIOS.

问:請問我能用FLEX10K系列作你說的功能嗎  
答: 请列出您想做的功能

问:一般的dsp系统都是使用dsp+fpga/cpld的方式来进行设计,使用altera的Fpga dsp是不是就可以省掉dsp,进行单独设计?
答: you can use the NIOS from altera to replace dsp(from other company)

问:The bands widths is enough,while I want to know how much the stratix"s speed is?
答: the stratix high speed I/O can to 840Mbps, PLL output can to 422MHz, but the clock speed depend on your design.