首页> 互助问答> 当前页

TI8核DSP +ALTERA Stratix IV FPGA 高速数字信号处理解决方案SEED

简介:SEED-HPS6678是北京艾睿合众科技有限公司最新推出的新一代高端DSP+FPGA应用方案。DSP采用TI公司首颗最高主频为10GHz的8核浮点DSP芯片TMS320C6678。FPGA采用Altera 公司的40-nm Stratix IV 系列FPGA。通过SRIO 协议, DSP可与FPGA的进行高速通信。由于集成了DSP和FPGA各自优点,HPS6678可在高速无线通信、多媒体系统、雷达及卫星系统、医疗系统、高清图像处理等多个领域中发挥重要的作用。

问:提供的测试例程是单核DSP还是多核或者8核?
答: 我们针对DSP接口的程序主要都是单核的,TI有提供部分多核程序开发的例程

问:有无可靠性保障??
答: 可靠性涉及到产品后期设计,我们的开发板还有涉及不到的地方,比如产品寿命和最终产品的散热设计有很大关系。所以您如果想要提高最终产品的可靠性,还要在机壳设计,散热设计、防静电设计等方面加以研究

问:fpga的处理和dsp的处理最大的差异是什么?
答: FPGA设计更加灵活,数据处理效率更高,但是不能处理复杂的算法,DSP在处理复杂算法方面更有优势

问:SRIO协议和HPI接口功能类似,都是FPGA将数据读写到DSP的RAM中。贵方开发板上DSP和FPGA之间有HPI16/32接口吗?速度如何?
答: 我们的板卡上是没有HPI接口的,因为这一代的DSP都没有这个接口了

问:dsp高速处理的学习需要什么基础呢??
答: 高速处理的学习主要有两方面,一是高速硬件设计,二是软件部分设计,高速硬件设计主要就是在电源、时钟、PCB及差分线上的一些设计,TI有相关的资料。软件部分就要针对不同外设分别学习了,比如SRIO就需要仔细看一下TI关于keystone rapidIO部分的用户手册,用户手册是最主要的资料。以上的学习需要您有数字电路以及模拟电路和C语言的一些基础

问:开发环境还是ccs?
答: DSP的开发环境是CCS5 FPGA开发环境是quartus 12.1

问:数据吞吐量能有多大?
答: DSP和FPGA之间的通信速率最高可以达到5Gbps x4

问:pcie的驱动程序有了,那么有没有给客户提供简单的测试应用程序呢?
答: 我们提供了DSP的PCIE启动程序,TI官方有提供关于PCIE的更详细的例程

问:开发板能直接用TIMCSDK和videoMCSDK上的例程吗?
答: 需要修改pdk软件包中的部分板卡相关参数,HPS6678参考例程里面有修改后的pdk软件

问:待机功耗特高否?
答: 大概12W左右(带风扇)