首页> 互助问答> 当前页

采用高级芯片和存储器IP实现800-MHz DDR3性能Altera

简介:FPGA应用需要较高的存储器带宽,以及更好的性能。为满足这些需求,我们提供更快、更好,使用更方便的外部存储器解决方案。在这次网播中,您将学到:
- 怎样在我们的28-nm Stratix? V FPGA中实现800-MHz DDR3接口
- 怎样通过广泛的验证和精确的时序模型来增强我们的存储器知识产权(IP)
- 怎样采用我们的存储器解决方案进一步提高效能

问:Altera有没有CPLD产品?
答: 有的,MAXII系列

问:Altera存储控制器都改进了哪些功能?
答: 高效的bank管理
灵活的系统接口
实时的配置和功耗管理

问:请教Altera专家?F484与F1932封装的器件在具体性能上有无差异?
答: 没有
咨询不同,具体参考器件手册

问:DDR3的功耗是如何有效管理的?
答: 主要的几点:
DDR3有更低电源电压;动态片上端接;控制器控制外部器件进入/退出关断模式

问:StratixVFPGA需要供應多少個電源?電源要求為何?
答: 很多电源类型
具体参考器件手册

问:StratixV是否支持软核?
答: Stratix V只支持DDR3 uniphy,不支持Altmemphy

问:在无人值守的设备中使用Altera的存储器方案时是否有特别需要注意的地方?
答: 没有,只要时序分析都通过即可

问:能不能简单介绍一下UniPHY的智能校准算法
答: 加密算法,不便公开

问:PHY排序器都支持哪些配置?
答: 请参考Altera网站上的外部存储器手册。

问:PHY都支持DDR2以及DDR3吧?
答: 是的。